物聯網

萊迪思CrossLink?-NX FPGA連接SPI接口器件之第二部分

ainet.cn   2021年11月30日

  LEC2 Workbench系列技術文章主要關注萊迪思產品的應用開發(fā)問題。這些文章由萊迪思教育能力中心(LEC2)的FPGA設計專家撰寫。LEC2是專門針對萊迪思屢獲殊榮的低功耗FPGA和解決方案集合的全球官方培訓服務供應商。

  萊迪思CrossLink?-NX FPGA擁有豐富的特性,可加速實現高速和低速接口。本文(系列第二篇)描述了使用CrossLink-NX FPGA連接基于SPI的外部組件。第一篇博文介紹了使用兩個時鐘域實現SPI接口。本文將介紹使用單個時鐘域實現連接ADC(亞德諾半導體公司的 ADC AD7476)的SPI接口。兩個案例中呈現了兩種截然不同的實現接口的方法。

一個時鐘域的實現方案(dac_1c)

  單個時鐘SPI接口方案的實現如圖1所示。

圖1:單個時鐘域SPI接口的實現

  單個時鐘域SPI實現的思路與兩個時鐘域非常相似。這里為了便于演示沒有使用PLL。同時,也不需要sync_stage模塊。由于是單個時鐘,需要clock_generator來生成dac_sck所需的時鐘下降沿條件,dac_sck則用作狀態(tài)機dac_fsm的觸發(fā)條件。

clock_generator模塊

  圖2所示的clock_generator模塊產生時鐘信號dac_clk以及顯示dac_sck的下降沿。圖 3 顯示了 dac_sclk 和 edge_low 的關系。

圖2:clock_generator模塊框圖

圖3:單個時鐘域dac_fsm狀態(tài)機的控制結構

  在轉換信號被識別后,bit_count計數器加載值15。每當edge_low生效時,串行數據在時鐘信號CLK_120的上升沿輸出到dac_sdata上。傳輸16個數據位后,dac_fsm de再次發(fā)出就緒信號并等待下一個轉換信號。

  約束單個時鐘域解決方案的設計

  1. 約束時鐘CLK_120

  2. 約束dac_clk

  連接到dac_sck端口的時鐘信號由clock_generator生成。CLK_120和dac_sck之間的關系為4分頻。

  3. 約束DAC輸入/FPGA輸出

  時間值t4、t5和t6描述了外部模塊的setup/hold要求。這些要求使用set_output_delay約束進行描述。由于是單時鐘域,因此需要多周期約束。

  運行單個時鐘域解決方案的時序分析

  正如預期那樣,時序分析報告在dac_sdata輸出信號上顯示出了相同的性能數據。

總結

  單個時鐘域的方法使用了單個時鐘分配網絡,由于不需要同步階段與高級功能通信,因而具有設計上的優(yōu)勢。

(轉載)

標簽:萊迪思 我要反饋 
泰科電子ECK、ECP系列高壓直流接觸器白皮書下載
優(yōu)傲機器人下載中心
億萬克
專題報道
2025世界人工智能大會
2025世界人工智能大會

2025世界人工智能大會暨人工智能全球治理高級別會議(簡稱“WAIC 2025”)將于7月在上海世博中心和世博展覽館舉行... [更多]

加入全球AI浪潮第一現場
加入全球AI浪潮第一現場

2025世界人工智能大會暨人工智能全球治理高級別會議將于7月26日至28日在上海世博中心和世博展覽館舉辦,本屆大會主題為... [更多]

聚力同行 · 新智“碳”索
聚力同行 · 新智“碳”索

“新華社-智能·零碳”項目策劃以“聚力同行·新智‘碳’索”為主題的新能源專題,主要圍繞光伏、儲能、鋰電、氫能、風能五大新... [更多]